

### Session S6e Génie électrique

# APP1 Examen formatif Solutionnaire

# GEL655 Physique des composants semiconducteurs GEL651 Électronique II

Département de génie électrique et de génie informatique Faculté de génie
Université de Sherbrooke
Été 2023

Copyright © 2023 Département de génie électrique et de génie informatique, Université de Sherbrooke, Sherbrooke, Québec.

Préparé par S. Charlebois et J.B. Michaud à partir de versions antérieures par H. Maher et F. Bourque et autres.

Document: version 12/05/2023 12:15:00, 16 pp.

On ne peut reproduire ni diffuser aucune partie du présent ouvrage, sous quelque forme ou par quelque procédé que ce soit, sans avoir au préalable obtenu l'autorisation écrite du détenteur de copyright.

### Question A

Voir la théorie qui accompagne le problème E.8 du procédural 1.

- 1. Efficacité quantique (Q)
  - Le flux de photons est donné en termes de densité surfacique.
     Pour savoir quel est le flux net de photons par seconde que la photodiode absorbe, il faut tenir compte de la surface de la photodiode : 4.5×10<sup>13</sup> ph/s
  - Q = {flux de paires électron-trou} / {flux de photons}
  - Photocourant de 3.4  $\mu$ A=3.4×10<sup>-6</sup> C/s  $\rightarrow$  2.1×10<sup>13</sup> paires/s
  - Q = 47%
- 2. Responsivité : ratio photocourant/puissance lumineuse
  - Le courant étant donné dans le problème, il faut calculer la puissance lumineuse incidente
  - Flux de photons déjà calculé : 4.5×10<sup>13</sup> ph/s
  - Puissance lumineuse = flux de photons × énergie de chaque photon
  - $E_{\lambda} = 3.06 \times 10^{-19} \text{ J}$
  - $P_{\lambda} = 1.38 \times 10^{-5} \text{ W}$  et donc responsivité 0.25 A/W

### Question B

Voir la théorie qui accompagne le problème E.9 du procédural 1.

- 1. Efficacité de puissance :
  - La DEL est polarisée à une puissance (électrique) 105 mW
  - On obtient donc directement une puissance lumineuse de 45 mW
- 2. Efficacité quantique : {flux de photons} / {flux de paires électron-trou}
  - On doit calculer le flux de paires électron-trou et le flux de photons
  - Flux de paires =  $50 \text{ mA} \ 1 \ 1.602 \times 10^{-19} \text{ C} = 3.12 \times 10^{17} \text{ PET/s}$
  - Flux de photons =  $45 \text{ mW} \times 3.6 \times 10^{-19} \text{ J} = 1.25 \times 10^{17} \text{ ph/s}$
  - Efficacité quantique = 40%

### Question C

La mise en contexte du problème suggère un lien avec un transistor... mais c'était un piège! À part pour le fait qu'il faut identifier que le drain et la source sont de type n à partir du fait qu'il s'agit d'un NMOS.

1. En résumé, on demande à quel dopage est-ce que le silicium a une résistivité de  $6.6 \times 10^{-4} \ \Omega \cdot cm$ .

Met en œuvre les équations 3.15 et 3.3.

Approximation raisonnable : seuls les porteurs majoritaires contribueront. Donc on ne calculera la résistivité qu'en tenant compte des électrons (i.e. p~0).

 $n = 10^{19} \text{ cm}^{-3} \text{ et donc un dopage } N_d = 10^{19} \text{ cm}^{-3}.$ 

- 2. On calcule la densité de porteurs minoritaires : p = 22.5 cm<sup>-3</sup> ce qui est très très très beaucoup plus minuscule que la densité de majoritaires.
- 3. La réponse est directe de l'énoncé : le ratio des résistances suit le ratio des résistivités, dans l'hypothèse raisonnable que la géométrie des régions n'est pas modifiée par le dopage (éq. 3.17).

  Donc 1000 fois moins de résistance série.

### Question D

 Met en œuvre l'équations 3.47, la valeur de C<sub>jo</sub> (éq. 3.45) étant déjà donnée.

Il faut cependant calculer  $V_o$ : 0.75 V À 9V en inverse,  $C_i$  vaut 14.6 pF

1 a) Pour les circuits a) et b), calculer les tensions et courants de collecteur, de base et d'émetteur.

Calculez la puissance dissipée par le circuit (tous les composants). Prendre  $\beta$  = 30 et V<sub>T</sub>=26mV. Considérer également que  $|V_{BEsat}|$  = 0.7 V indépendamment du courant qui circule.

$$V_{B} = 0$$

$$V_{E} = V_{B} - |V_{BE}| = 0V - 0.7V = -0.7V$$

$$I_{E} = \frac{V_{E} - V_{EE}}{R_{E}} = \frac{-0.7V - (-3V)}{2.2K} = \frac{2.3V}{2.2K} = 1.04mA$$

$$I_{C} = \frac{\beta}{\beta + 1}I_{E} = 1.01mA$$

$$V_{C} = V_{CC} - I_{C}R_{C} = 3V - 1.01mA * 2.2K = 0.786V$$

$$I_{B} = \frac{I_{E}}{B + 1} = \frac{1.04mA}{30 + 1} = 33.5\mu A$$

 $P_{totale} = 6.1 \text{mW} (P\_CE = 1.5 \text{mW})$ 

1 b)



Ptotale = 13.6mW (P\_CE = 3.4mW)

1 c) Pour le transistor PMOS du circuit suivant, calculer les valeurs requises pour W et R afin d'obtenir un courant de drain de 1.15mA et une tension VD de 3.5V. Considérer que  $V_t = -0.7V$ ,  $\mu p C 0 X = 60 \mu A / V^2$ ,  $L = 0.8 \mu m$  et  $\lambda = 0$ .



Question 2
Un MOSFET est polarisé par le circuit suivant.



Déterminer graphiquement son point d'opération (VGS, VDS, ID) à l'aide des figures suivantes qui représentent ses caractéristiques I(V).





Pour le circuit suivant, dessiner le schéma équivalent petit signal et démontrez l'expression du gain en tension. Obtenez les impédances d'entrée et de sortie.



$$v_{in} = -R_s G_m v_{gs} - v_{gs} = -v_{gs} (R_s G_m + 1)$$

$$v_{out} = -R_L G_m v_{gs}$$

$$A_v = \frac{v_{out}}{v_{in}} = \frac{-R_L G_m v_{gs}}{-v_{gs} (R_s G_m + 1)} = \frac{R_L G_m}{R_s G_m + 1}$$

$$A_v = \frac{R_L G_m}{R_s G_m + 1}$$

Pour les impédances, voir Sedra section 7.3.5.

Soit le circuit suivant pour lequel les transistors ont les caractéristiques suivantes :

MOSFET :  $K_n' = 100 \mu A/V^2$ , W = 32 $\mu m$ , L = 1  $\mu m$ ,  $V_t = 1 V$ ,  $\lambda = 0$ ,  $g_m = 3.83 mA/V$ 

BJT :  $\beta$  = 100,  $g_m$  = 162.4 mA/V,  $r_{\pi}$  = 616  $\Omega$ ,  $r_e$  = 6.1  $\Omega$ ,  $r_o$  = 18.47 k $\Omega$ ,

 $V_T = 26 \text{ mV}, V_A = 75 \text{ V}$ 

•



- 1 a) Déterminer le point d'opération des transistors M1 et Q1.

  Prouver toute hypothèse posée pour simplifier l'analyse DC du circuit.
  - Hypothèse 1 : I<sub>B</sub> << I<sub>D</sub>
  - Hypothèse 2 : Le MOSFET est en saturation

Analyse DC du MOSFET:

$$\begin{split} I_D &= \frac{1}{2} k_n' \frac{W}{L} (V_{GS} - V_t)^2 \\ V_{GS} &= (\frac{R_2}{R_2 + R_1} * V_{CC}) - I_D R_S = 4.5 V - 1000 I_D \\ I_D &= 1.6 \frac{mA}{V^2} (4.5 V - 1000 I_D - 1)^2 \\ I_D &= 1600 I_D^2 - 11.2 I_D + 0.0196 \end{split}$$

$$I_{D1},I_{D2}=\frac{-b\pm\sqrt{b^2-4ac}}{2a}\to I_{D1}=2.\,3mA;I_{D2}=5.\,32mA$$

$$Avec \; I_{D1} = 2.\, 3mA \quad \rightarrow V_{GS} = 4.\, 5V - 1000\Omega * 2.\, 3mA \;\; = 2.\, 2V \qquad V_{GS} > V_{T}$$

Avec 
$$I_{D2} = 5.32 mA \rightarrow V_{GS} = 4.5 V - 1000 \Omega * 5.32 mA = -0.82 V$$
  $V_{GS} < V_{T}$ 

$$I_D = I_{D1}$$

$$V_{OV} = V_{GS} - V_{T} = 1.2V$$

$$V_{DS} = V_{CC} - I_D R_S = 10V - 2.3mA * 1000\Omega = 7.7V$$

Hypothèse 2 valider :  $V_{DS} > V_{OV}$ . Il est bien en saturation

$$g_{m} = 3.8 \text{ mS}$$

$$r_e = 261 \Omega$$

Analyse DC du BJT:

 $V_B = V_S = 2.3V$  (voir l'analysedu MOSFET)

$$V_E = V_B - 0.7V = 1.6V$$

$$I_E = \frac{V_E}{R_E} = \frac{1.6V}{390\Omega} = 4.1mA$$

$$I_C = \alpha I_E = 4.06 \text{mA}$$

$$I_B = \frac{I_E}{\beta+1} = 40.5 \mu A$$

Hypothèse 1 valider : I<sub>B</sub> << I<sub>D</sub>.

$$V_{\rm C} = V_{\rm CC} - R_{\rm C}I_{\rm C} = 8.4V$$

$$r_{\pi}$$
 = 642  $\Omega$ 

$$r_e = 6.4 \Omega$$

$$r_0 = 18.56 \text{ k}\Omega$$

#### 1 b) Déterminer quel condensateur impose la fréquence de coupure basse du circuit, donner l'expression de cette fréquence de coupure ainsi que sa valeur numérique.

$$F_{C1} = \frac{1}{2\pi C_1 Z_{C1}} = \frac{1}{2\pi C_1 [R_{sig} + (R_1 \| R_2)]} = 0.016 Hz$$

$$F_{C2} = \frac{1}{2\pi C_2 Z_{C2}} = \frac{1}{2\pi C_2 [R_L + (R_C \| r_0)]} = \frac{1}{2\pi C_2 [R_L + R_C]} = 7.25 Hz$$

$$F_{C2} = \frac{1}{2\pi C_2 Z_{C2}} = \frac{1}{2\pi C_2 [R_L + (R_C | r_o)]} = \frac{1}{2\pi C_2 [R_L + R_C]} = 7.25 Hz$$

$$F_{CE} = \frac{1}{2\pi C_E Z_{CE}} = \frac{1}{2\pi C_E [R_E | \frac{(r_\pi + R_S | \frac{1}{g_m})}{\beta + 1}]} = 415.5 Hz$$

À la source d'un MOSFET on voit une impédance de 1/gm

Le condensateur Ce qui impose la fréquence de coupure basse.

## 1 c) Déterminer le gain vo/vi du circuit, son impédance d'entrée et son impédance de sortie. Prouver toute hypothèse posée.

Voici le circuit équivalent AC



$$\begin{split} &r_{o\,M1}=\infty\\ &Z_{in1}=R_1\parallel R2=0,99M\Omega\\ &Z_{out1}=R_S\parallel\frac{1}{g_m}=206\Omega \end{split}$$

$$\begin{split} & r_{o~Q1} \leftarrow \text{n\'egligeable vs } R_{\text{C}} \\ & Z_{\text{in2}} = (\beta + 1) r_{\text{e}} = r_{\pi} = 642\Omega \\ & Z_{\text{out2}} = R_{\text{C}} \parallel r_{\text{o}} = 382\Omega {\sim} R_{\text{C}} \end{split}$$

Calcul du gain AC

Première méthode : gain sans charge et adaptation subséquente d'impédance.

On commence l'analyse par le gain du premier étage :

$$\mathbf{v}_{\text{out1}} = \mathbf{g}_{\text{mFET}} \mathbf{v}_{\text{gs}} \mathbf{R}_{\text{S}}$$

$$v_{gs} = v_{in1} - v_S = v_{in1} - g_{mFET}v_{gs}R_S = \frac{v_{in1}}{1 + g_{mFET}R_S}$$

$$v = v_{gs}(1 + g_{mFET}R_S)$$

$$A_{Vo\;1} = \frac{v_{out1}}{v_{in1}} = \frac{g_{mFET}R_S}{1 + g_{mFET}R_S} = 0.793V/V$$

#### Pour le deuxième étage :

$$v_{in2} = r_e i_e$$

$$v_{out 2} = - \propto i_e R_C$$

$$A_{Vo2} = \frac{v_{out 2}}{v_{in2}} = \frac{-\alpha R_C}{r_e} = -60.8 \text{ V/V}$$
 ou  $A_{Vo2} = -g_{mBJT}R_C$ 

En tenant en compte les accords impédances d'entrées et de sorties, le gain total est :

$$A_{V\,global} = \frac{Z_{in1}^{T}}{Z_{in1} + R_{sig}} * A_{Vo1} * \frac{Z_{in2}}{Z_{in2} + Z_{out1}} * A_{Vo2} * \frac{R_{L}}{R_{L} + Z_{out2}}$$

$$A_{V\,global} = 1*0.793*0.76*-60.8*0.82 = -30\frac{V}{V}$$



#### Méthode 2:

Résoudre le schéma équivalent AC global en utilisant un schéma équivalent en pi pour les deux transistors.

 $\mathbf{v_{in}} = \mathbf{v_{sig}} = \mathbf{v_{GS}} + \mathbf{v_{S}}$ , vue que R1//R2 est très grand devant R<sub>sig</sub> on suppose  $v_{in} = v_{in1}$ 

$$\mathbf{v}_{\mathrm{GS}} + \boldsymbol{v}_{\mathrm{S}} = \mathbf{v}_{\mathrm{GS}} + \boldsymbol{v}_{\mathrm{GS}} \mathbf{g}_{\mathrm{mFET}} \big( \mathbf{R}_{\mathrm{S}} \parallel \boldsymbol{r}_{\mathrm{\pi BJT}} \big)$$

$$\frac{v_{GS}}{v_{in}} = \frac{1}{1 + g_{mFET}\big(R_S \parallel r_{\pi BJT}\big)} = 407 \; \textit{mV/V} \label{eq:v_GS}$$

$$\mathbf{v}_{\pi \mathrm{BJT}} = \mathbf{v}_{\mathrm{S}} = \mathbf{v}_{\mathrm{GS}} \, \mathbf{g}_{\mathrm{mFET}} (\mathbf{R}_{\mathrm{S}} \parallel r_{\pi \mathrm{BJT}})$$

$$\frac{v_{\pi BJT}}{v_{GS}} = g_{mFET} \big( R_S \parallel r_{\pi BJT} \big) \text{=1,46 V/V}$$

Ce qui confirme indirectement le gain du drain commun en charge que l'on peut aussi écrire directement comme un diviseur de tension :

$$\frac{v_{S}}{v_{in}} = \frac{v_{\pi BJT}}{v_{GS}} * \frac{v_{GS}}{v_{in}} = 0,407 * 1,46 = 0,60 \frac{V}{V} = \frac{g_{mFET}(R_{S} \parallel r_{\pi BJT})}{1 + g_{mFET}(R_{S} \parallel r_{\pi BJT})}$$

On continue au deuxième étage :

$$v_{OUT} = -v_{\pi} * g_{mBJT} * (R_L \parallel R_C)$$

$$\frac{\mathbf{v}_{\text{OUT}}}{\mathbf{v}_{\pi}} = -\mathbf{g}_{\text{mBJT}} * (\mathbf{R}_{\text{L}} \parallel \mathbf{R}_{\text{C}}) = -50.1 \, V/V$$

$$\mathbf{A_{Vtotal}} = \frac{v_{OUT}}{v_{IN}} = \frac{\mathbf{v_{in1}}}{\mathbf{v_{in}}} * \frac{\mathbf{v_{GS}}}{\mathbf{v_{in1}}} * \frac{\mathbf{v_{\pi BJT}}}{\mathbf{v_{GS}}} * \frac{\mathbf{v_{out}}}{\mathbf{v_{\pi BJT}}}$$

$$A_{Vtotal} = \frac{v_{OUT}}{v_{IN}} = 1*0.407*1.46*-50.1 = -30 \ V/V$$

#### Méthode 3

Comme on ne demande pas explicitement dans la question de résoudre le modèle AC, on accepte comme réponse que vous utilisiez les formules connues.

On peut utiliser soit la méthode 1 soit la méthode 2

#### Méthode 1 :

$$\begin{split} A_{Vo\,1} = & \frac{v_{out1}}{v_{in1}} = \frac{g_{mFET}R_S}{1 + g_{mFET}R_S} = 0.793V/V \\ A_{Vo2} = & -g_{mBJT}R_C = -63.3\frac{\textit{V}}{\textit{V}} \\ A_{V\,global} = & \frac{z_{in1}}{z_{in1} + R_{sig}} * A_{Vo1} * \frac{z_{in2}}{z_{in2} + z_{out1}} * A_{Vo2} * \frac{R_L}{R_L + z_{out2}} \end{split}$$

#### Méthode 2 :

Gain du drain-commun en charge

$$A_{vCC} = \frac{\mathbf{R}_{S} \parallel \mathbf{r}_{\pi}}{\mathbf{R}_{S} \parallel \mathbf{r}_{\pi} + \frac{1}{\mathbf{g}_{mEFT}}}$$

Gain de l'émetteur-commun en charge

$$A_{vEC} = -\mathbf{g}_{\mathbf{mB|T}} * (\mathbf{R}_{\mathbf{L}} \parallel \mathbf{R}_{\mathbf{C}})$$

Gain global

$$\mathbf{A_{V\,global}} = \frac{\mathbf{z_{in1}}}{\mathbf{z_{in1}} + \mathbf{R_{sig}}} * \mathbf{A_{VCC}} * \mathbf{A_{VEC}}$$

#### 1 d) Déterminez la plage dynamique disponible à la sortie.

La plage dynamique maximale de tension en sortie est de 1.6Vcrête.

Hypothèse : la plage dynamique à l'entrée et entre les étages ne limite pas la plage dynamique en sortie. Vérification : si on suppose qu'on a en sortie la plage dynamique maximale, soit  $1.6V_{crête}$ , cela suppose que l'on aura besoin entre les étages d'une plage dynamique égale à  $1.6V_{crête}$  /  $A_{VEC} = 31 \text{ mV}_{crête}$ , ce qui est bien inférieure à la plage disponible à cet endroit. De même, pour produire  $1.6V_{crête}$  en sortie, on aura besoin à l'entrée d'une tension de  $1.6V_{crête}$  /  $(A_{VEC} * A_{VCC}) = 52 \text{ mV}_{crête}$ , ce qui encore une fois est parfaitement accommodé par la plage disponible à l'entrée.

Conclusion : la plage dynamique à la sortie est bel et bien de 1.6Vcrête.

Soit le circuit suivant pour lequel on suppose le transistor correctement polarisé et les condensateurs court-circuit aux fréquences d'intérêt.



2 a) Tracer le circuit équivalent nécessaire pour une analyse AC.



2 b) Déterminer le gain de tension  $v_{so}/v_{sig}$  et l'impédance d'entrée du circuit. Négliger pour ce faire la résistance  $r_o$  du modèle du transistor bipolaire.

$$\begin{split} Z_{in} &= r_e \parallel R_E \\ V_{in} &= r_e * - i_e \\ V_{out} &= -\alpha i_e (R_L \parallel R_C) \\ \frac{V_{out}}{V_{in}} &= \frac{-\alpha i_e (R_L \parallel R_C)}{-i_e r_e} = \frac{\alpha (R_L \parallel R_C)}{r_e} = g_m (R_L \parallel R_C) \end{split}$$

\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*

Le calcul de Z<sub>IN</sub> peut se faire par deux méthode :

- 1- Directement de la feuille résumé d'équation d'une base-commune
- 2- Par ce que l'on voit à partir de la source, soit :

$$R_E \parallel \left(\frac{R\pi}{\beta+1}\right) = R_E \parallel r_e \approx R_E \parallel \frac{1}{g_m}$$

3- Loi des nœuds au signal d'entrée :

$$egin{align*} \mathbf{i_{en}} &= \mathbf{\it{i}_{R_E}} + \mathbf{\it{i}_e} \ \mathbf{i_{en}} &= \mathbf{rac{V_{sig}}{R_E}} + \mathbf{rac{V_{sig}}{r_e}} &=> & \frac{\mathbf{\it{V}_{sig}}}{\mathbf{\it{i}_{en}}} = \mathbf{\it{R}_E} \parallel \mathbf{\it{r}_e} \ \end{array}$$

\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*\*

# 2 c) Quels sont les changements subits par le gain et l'impédance d'entrée si on double le courant de collecteur IC ?

Si  $I_C$  double,  $g_m$  double,  $r_n$  double,  $r_0$  diminue de moitié et  $r_e$  double

$$Z_{in} = > \ r_e \parallel R_E \rightarrow r_e = \frac{V_T}{I_E} = \frac{\alpha V_T}{I_C}$$

L'impédance d'entrée sera diminuée car r<sub>e</sub> sera diminuer de moitié. La variation de l'impédance totale dépendra du ratio de r<sub>e</sub> vs R<sub>E</sub>.

Pour ce qui est du gain,

$$A_V = \frac{\alpha(R_L \parallel R_C)}{r_e}$$

Seulement  $r_e$  varie avec une augmentation de  $I_C$ . Si  $r_e$  diminue de moitié, le gain  $A_V$  sera doublé.

#### Partie A : $R_C = 3162 \Omega$

- 1.  $V_{BQ}$ =5.9V,  $V_{EQ}$ =6.74V et  $V_{CQ}$ ~0V
- 2.  $A_{vo\ collecteur} = -6.2$
- 3. A<sub>vo\_émetteur</sub> = 0.98 (et oui, même si on ne la mesure pas, il y a une tension à l'émetteur et donc un gain... comme l'arbre qui tombe dans la forêt et qui fait du bruit même si personne n'est là pour l'écouter...)
- 4. Quelle est la plage dynamique de sortie?

Est-elle limitée dans l'alternance positive ou négative (à la sortie) ?

Il y a 6.74V d'écart entre  $V_{EQ}$  et  $V_{CQ}$  mais la tension à l'émetteur ( $v_E$ ) varie d'une amplitude équivalente au signal d'entrée (et en phase) car le gain  $A_{vo\_émetteur}\sim 1$  (voir pt. 3 plus haut). Il n'y a donc que (6.74 V- $v_{in}$ ) de plage dynamique disponible dans l'alternance positive.

On peut trouver par inspection (i.e. en essayant des valeurs de  $v_{in}$ ) que la plage dynamique de sortie est  $v_{o\ plage}$ =5.8 V.

Dans l'alternance négative, il y 8 V de disponible ce qui ne limite donc pas la plage dynamique.

En équation ça donne :  $V_{EQ} - v_{in} \ge V_{CQ} + A_v \cdot v_{in} + V_{CESat}$ 

ou pour  $v_{in}$  :  $v_{in} \leq \frac{(V_{CEQ} - V_{CESat})}{A_v + 1}$ 

ou pour  $v_{\text{out}}$ :  $v_{in} \leq (V_{CEQ} - V_{CESat}) \frac{A_v}{A_{v+1}}$ 



Partie B :  $R_C$  = 5000  $\Omega$ 

- 1. V<sub>CQ</sub>=4.65 V
- 2.  $A_{vo\ collecteur} = -9.8$
- 3.  $A_{vo\_émetteur} = 0.98$  (i.e. inchangé)
- 4. Il y a 2.1 V d'écart entre V<sub>EQ</sub> et V<sub>CQ</sub> mais v<sub>o\_plage</sub>=1.89 V. La limitation vient bien de l'alternance positive (i.e. il y a 12.7 V de disponible en négatif).
  Les mêmes équations qu'à la partie A s'appliquent.



#### Partie C : $R_C = 2000 \Omega$

- 1. V<sub>CQ</sub>=9.68 V
- 2.  $A_{vo\ collecteur} = -3.9$
- 3. A<sub>vo émetteur</sub> = 0.98 (i.e. inchangé)
- 4. Il y a 9.68 V d'écart entre V<sub>EQ</sub> et V<sub>CQ</sub> mais seulement 5.06 V de disponible dans l'alternance négative. C'est donc cette alternance fixe v<sub>o\_plage</sub>=5.06 V.
  Les mêmes équations qu'à la partie A s'appliquent.



#### Partie D:

À partir de la plage dynamique de sortie (i.e. la plus grande amplitude de tension de sortie accommodable par le circuit) on détermine la plus grande amplitude de tension d'entrée (i.e. la plage dynamique d'entrée) en divisant par le gain A<sub>vo</sub>.

A: V<sub>in\_plage</sub> = 0.94 V
B: V<sub>in\_plage</sub> = 0.19 V
C: V<sub>in\_plage</sub> = 1.29 V

#### Partie D:

Augmenter R<sub>C</sub> augmente le gain de tension mais fini par limiter la plage dynamique. Il y a donc une optimisation à faire entre le gain d'un étage et la plage dynamique possible. C'est pourquoi en pratique on réparti le gain entre plusieurs étages.

**Extra** : Essayez de démontrer que, pour ce circuit et dans ces conditions (i.e.  $I_{CQ}$  fixe, etc.), la plage dynamique de sortie et d'entrée sont données par :

$$v_{o\_plage} = \left[V_{EQ} - V_{CQ}\right] rac{A_{vo\_collecteur}}{1 + A_{vo\_collecteur}}$$
 $v_{in\_plage} = \left[V_{EQ} - V_{CQ}\right] rac{1}{1 + A_{vo\_collecteur}}$ 

Piste : nous avons vu plus haut que  $v_{o\_plage} = \left[V_{EQ} - V_{CQ}\right] - v_{in\_plage}$ . Or,  $v_o$  et  $v_{in}$  sont reliés par le gain de tension...